ID bài viết: 000077782 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 15/08/2014

Lỗi (169175): Ghim &ltname&gt với tiêu chuẩn LVDS I/O cần một bộ đệm đầu ra khác biệt không khả dụng ở vị trí &ltname&gt.

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả Bạn có thể nhận được thông báo lỗi này trong quá trình biên dịch trong phần mềm Quartus® II nếu bạn đã chỉ định LVDS tiêu chuẩn IO vào một chân IO không hỗ trợ đầu ra LVDS thực sự.
Độ phân giải

Để tránh lỗi này, hãy sử dụng tập tin mô phỏng LVDS tiêu chuẩn LVDS_E_3R hoặc LVDS_E_1R.

Lưu ý: Để sử dụng các tiêu chuẩn LVDS mô phỏng, bạn cần có thêm các điện trở bổ sung trên bo mạch của mình. Tham khảo sổ tay của thiết bị mục tiêu tương ứng để biết thêm thông tin.

Các sản phẩm liên quan

Bài viết này áp dụng cho 18 sản phẩm

FPGA Cyclone® V GT
FPGA Stratix® V GX
FPGA Cyclone® V GX
FPGA Stratix® V GT
FPGA Stratix® V GS
FPGA Arria® V GZ
FPGA SoC Arria® V SX
FPGA SoC Cyclone® V ST
FPGA SoC Arria® V ST
FPGA Arria® V GX
FPGA Arria® V và FPGA SoC
FPGA Arria® V GT
FPGA Cyclone® V E
FPGA Stratix® V E
FPGA Cyclone® V và FPGA SoC
FPGA SoC Cyclone® V SE
FPGA SoC Cyclone® V SX
FPGA Stratix® V

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.