ID bài viết: 000077729 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 08/04/2013

Tại sao Cấu hình lại FPLL bị lỗi do bận bị kẹt khi Icp/LFR được cấu hình lại bằng cách sử dụng các phiên bản phần mềm Quartus II 12.0 và 12.0SP1?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Cấu hình lại FPLL sẽ thất bại và thanh ghi trạng thái bị kẹt trong chế độ "bận" nếu bộ lọc Icp/Vòng lặp được cấu hình lại. Việc định cấu hình lại FPLL cũng sẽ thất bại và tín hiệu trạng thái bị kẹt với " waitrequest " ở chế độ yêu cầu chờ nếu Icp/Loop Filter Resistance được định cấu hình lại trong phiên bản phần mềm Quartus® II 12.0 và 12.0SP1.

     

    Đăng ký trạng thái bị kẹt trong trạng thái "bận" trong chế độ thăm dò ý kiến và tín hiệu trạng thái bị kẹt trong trạng thái "yêu cầu chờ" trong chế độ yêu cầu chờ, vì Máy trạng thái trong IP cấu hình lại đang tự lặp lại trong trạng thái sai bất cứ khi nào Icp hoặc BWCTRL được cấu hình lại.

     

    Độ phân giải

    Điều này đã được sửa ở phiên bản 12.0SP2 của phần mềm Quartus II.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 14 sản phẩm

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Cyclone® V GX
    FPGA Stratix® V GT
    FPGA Stratix® V GS
    FPGA Arria® V GZ
    FPGA SoC Arria® V SX
    FPGA SoC Cyclone® V ST
    FPGA SoC Arria® V ST
    FPGA Arria® V GX
    FPGA Arria® V GT
    FPGA Stratix® V E
    FPGA SoC Cyclone® V SE

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.