ID bài viết: 000077380 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 29/08/2017

Lỗi (15653): Fitter không thể tìm thấy cấu hình pháp lý cho các nguyên tử sau. Cập nhật các lõi IP PHY đã lỗi thời, sửa bất kỳ bài tập chân bất hợp pháp nào và sau đó biên dịch lại thiết kế của bạn.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® Arria® 10 Cyclone® 10 Bộ thu phát PHY riêng
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy thông báo lỗi này trong Bộ chỉnh Intel® Quartus® Prime khi bạn khởi tạo cổng "tx_pma_div_clkout" của IP Phy riêng với tốc độ dữ liệu dưới 5 Gbps trong thiết bị Arria® 10 trong Phần mềm Quartus® Prime16.1 và 17.0.

    Do vấn đề với IP Phy riêng, thiếu các thông báo lỗi sau.

    • Lỗi (15744): Các cài đặt phải phù hợp với một hoặc nhiều điều kiện sau:
    • Lỗi (15744): ( datarate_bps > 4999999999) HOẶC ( rser_clk_divtx_user_sel == DIVTX_USER_OFF)
    • Lỗi (15744): Nhưng các bài tập sau đây vi phạm các điều kiện trên:

     

     

    Độ phân giải

    Để giải quyết vấn đề này, bạn có thể tăng tốc độ dữ liệu hoặc tắt cổng "tx_pma_div_clkout".

     

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.