Phần mềm Quartus® II báo cáo lỗi phù hợp này khi bạn thực hiện ghim nPERSTL* không chính xác vào gán vị trí IP cứng PCI Express trong Cyclone® V.
Chân nPERSTL0 được liên kết với khối IP cứng PCI Express(PCIe) phía trên bên trái, và nPERSTL1 được liên kết với khối PCIe HIP bên trái dưới.
Lưu ý: Ánh xạ này đối diện với bản đồ được sử dụng bởi Stratix® V và Arria® V.
Để giải quyết vấn đề này, hãy sửa đổi RTL như mô tả bên dưới, hoặc nâng cấp lên phiên bản phần mềm Quartus II v13.1
Dưới đây là các bước để chuyển sang Bộ điều khiển đặt lại mềm:
1) Mở tệp .v trong đó altpcie_cv_hip_ast_hwtcl lập tức (ví dụ: ...\pcie_lib\top.v)
2) Tìm kiếm tham số hip_hard_reset_hwtcl đổi giá trị của nó thành 0 (không).
3) Vô hiệu pin_perst cổng đầu vào trên phiên bản IP sang hardwire pin_perst đến 1'b1 (ví dụ: \top_hw.v).
- Ví dụ: .pcie_rstn_pin_perst (1\'b1)
4) Tiếp tục lái xe npor đầu vào với tín hiệu đặt lại ban đầu để đặt lại lõi và logic ứng dụng.