ID bài viết: 000077058 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 03/12/2014

Làm cách nào để tính toán lại Stratix V và Arria V GZ PLS của thiết bị ATX?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Việc hiệu chỉnh Stratix® V và Arria® V GZ PLLs phụ thuộc vào phiên bản phần mềm Quartus® II và trạng thái khóa ATX PLL.

    Phiên bản phần mềm Quartus II 13.1.1 và cũ hơn
    Offset địa chỉ Đăng ký ĐIỀU chỉnh ATX 0x0 có sẵn trong phiên bản phần mềm Quartus II 13.1.1 và cũ hơn. Việc ghi vào bù địa chỉ Thanh ghi ATX Tuning 0x0 sẽ kích hoạt tính toán lại thủ công nhưng việc điều chỉnh hiệu chỉnh sẽ không làm xáo trộn PLL ATX nếu nó đã hiển thị trạng thái bị khóa.

    Để gọi lại PLL ATX trong phần mềm Quartus II phiên bản 13.1.1 trở lên, bạn có thể sử dụng các phương pháp dưới đây.

    Phần mềm Quartus II phiên bản 13.1.1 và trước đó và ATX PLL đã được khóa.

    1. Ghi vào bù địa chỉ 0x0 của "Thanh ghi điều chỉnh ATX.".

    Phần mềm Quartus II phiên bản 13.1.1 và trước đó và ATX PLL được mở khóa.

    1. Ghi toàn bộ tệp ATX PLL MIF vào ATX PLL.
    2. Ghi vào khoản bù địa chỉ 0x0 của "Thanh ghi điều chỉnh ATX.".

    Phiên bản phần mềm Quartus II 13.1.2 và mới hơn
    Một Thanh ghi điều chỉnh ATX bổ sung đã được thêm vào phần mềm Quartus II phiên bản 13.1.2. Để tính toán lại PLL ATX, bạn có thể sử dụng phương pháp trên hoặc sử dụng phương pháp chi tiết dưới đây.

    Offset địa chỉ đăng ký điều chỉnh ATX 0x1 có sẵn trong phiên bản phần mềm Quartus II 13.1.2 trở lên. Viết vào offset địa chỉ ATX Tuning Register 0x1 kích hoạt tính toán lại thủ công các tệp liên quan đến trạng thái bị khóa ATX PLL hiện tại.

    Yêu cầu để hiệu chỉnh PLL ATX thành công
    Trong tất cả các phiên bản của phần mềm Quartus II, các yêu cầu sau đây phải được đáp ứng để hiệu chuẩn PLL ATX thành công:

    • Đồng hồ tham chiếu ATX PLL phải có mặt, ổn định và tần số chính xác.
    • Tín hiệu IP reconfig_mgmt_clk định cấu hình lại bộ thu phát phải có mặt, ổn định và tần số chính xác.
    • Không được giữ PLL ATX trong cài đặt lại hoặc tắt nguồn.
    • Tất cả bộ thu phát PHYs được ép nhịp từ ATX PLL phải được đặt lại sau khi đã hiệu chỉnh lại.

    Offset địa chỉ Đăng ký điều chỉnh ATX 0x1 sẽ được thêm vào phiên bản trong tương lai của Hướng dẫn Sử dụng Bộ thu phát PHY (PDF) của bộ thu phát Altera® (PDF).

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.