ID bài viết: 000076962 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 25/11/2020

Lỗi(20959): Phiên bản mô-đun "emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_inst", nguyên thủy của tennm_iopll, có các kết nối bất ngờ trên LOCK cổng.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Giao diện bộ nhớ và bộ điều khiển
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Do sự cố trong Phần mềm phiên bản Intel® Quartus® Prime Pro phiên bản 20.2 trở lên, bạn có thể thấy thông báo lỗi sau khi triển khai một thiết kế chứa cả IP EMIF Intel Agilex® và IP EMIF Intel Agilex® 3 HPS.

    Lỗi(20959): Phiên bản mô-đun "emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_inst", nguyên thủy của tennm_iopll, có các kết nối bất ngờ trên LOCK cổng.

    Thông tin(20960): Mô-đun: emif_fm_hps_0|emif_fm_hps_0|arch|arch_inst|pll_inst|pll_lock_issp|altsource_probe_body_inst|wider_probe_gen.wider_probe_inst|i118~1 Port: DATAC

    Độ phân giải

    Để giải quyết vấn đề này trong Phiên bản Phần mềm Phiên bản Intel® Quartus® Prime Pro phiên bản 20.2 trở lên, hãy xóa hoặc bình luận khỏi các tác vụ sau trong tệp .qsf:

    set_global_assignment -name VERILOG_MACRO "ALTERA_EMIF_ENABLE_ISSP=1

    Sự cố này đã được khắc phục Intel Quartus Prime Phiên bản Phần mềm Pro phiên bản 20.3.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.