ID bài viết: 000076787 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 30/10/2017

Lỗi (10198): Lỗi Verilog HDL tại altpciexpav_stif_a2p_vartrans.v(145): hướng chọn phần ngược với hướng chỉ mục tiền tố

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Lỗi (10198): Lỗi Verilog HDL tại altpciexpav_stif_a2p_vartrans.v(145): hướng chọn phần ngược với hướng chỉ mục tiền tố

    Lỗi (10784): Lỗi HDL altpciexpav_stif_a2p_vartrans.v(65): xem tuyên bố cho đối tượng "AdTrWriteData_i"

    Lỗi (12152): Không thể phân cấp người dùng "fam_system_altera_pcie_a10_hip_170_qrwnsly:pcie_avmm_m|altpciexpav_stif_app:g_avmm.g_avmm.avalon_bridge|altpciexpav_stif_tx:tx|altpciexpav_stif_a2p_addrtrans:a2p_addr_trans|altpciexpav_stif_a2p_vartrans:vartrans"

     

    Do một giới hạn trong IP cứng PCIe Bộ nhớ được ánh xạ Intel® Arria® 10 FPGA Avalon®, bạn có thể gặp phải lỗi này trong quá trình biên dịch nếu các tham số sau được chọn trong Cài đặt Ánh xạ Bộ nhớ Avalon:

    • Avalon Địa chỉ Bộ nhớ được ánh xạ được đặt thành 32 bit
    • Kích thước các trang địa chỉ được đặt thành 4 GByte - 32 bit
    Độ phân giải

    Bạn có thể đặt 64 bit trong cài đặt độ rộng địa chỉ Avalon Bộ nhớ được ánh xạ, sau đó không bắt buộc phải dịch địa chỉ. Nếu không, bạn có thể đặt thành 2 GByte - 31bit hoặc thấp hơn trong kích thước cài đặt trang địa chỉ.

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 18.0.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.