ID bài viết: 000076380 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 02/11/2018

Lỗi (175020): Bộ điều hợp không thể đặt chân logic trong khu vực (x, y) đến (x, z), bị hạn chế, vì không có vị trí hợp lệ trong khu vực cho logic loại này.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Lỗi này có thể được quan sát thấy trong Phần mềm Intel® Quartus® Prime khi nhắm mục tiêu Intel® Cyclone® thiết bị 10 GX và gán LVDS I/O cho ngân hàng I/O 3V. Tiêu chuẩn LVDS I/O không được hỗ trợ trong các ngân hàng I/O 3V Intel® Cyclone® thiết bị 10 GX.

    Để biết thêm thông tin, hãy tham khảo Intel® Cyclone® cấu tạo lõi 10 GX và Sổ tay I/Os đa năng.

     

    Độ phân giải

    Không

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Cyclone® 10 GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.