ID bài viết: 000076377 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 07/12/2018

Tại sao TRÌNH phát JAM STAPL không lập trình được Intel® Stratix® thiết bị 10 có báo cáo lỗi cú pháp?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Phần mềm Jam™ STAPL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Có thể thấy thông báo lỗi sau đây khi sử dụng JAM STAPL Player để lập trình tệp .jam cho Intel® Stratix® 10 FPGA.

    Lỗi trên dòng xxxxx: lỗi cú pháp

    Chương trình bị chấm dứt.

    Thời gian trôi qua = xx:xx:xx

    Độ phân giải

    JAM STAPL Player không thể hỗ trợ cú pháp của tuyên bố DRSCAN-CAPTURE-COMPARE-MASK trong tệp .jam, để giải quyết nó, hãy chia nó thành 3 tuyên bố như ví dụ sau.

    Thay đổi từ:

    DRSCAN J24, A29 [(J24-1).. 0], CAPTURE J17[(J24-1).. 0], SO SÁNH J16[(J24-1).. 0], J19[(J24-1).. 0], V40;

    Để:

    DRSCAN J24, A29 [(J24-1).. 0], CAPTURE J17[(J24-1).. 0]; V40 = 0;IF ((INT(J17[(J24-1).. 0]) & INT(J19[(J24-1).. 0])) == (INT(J16[(J24-1).. 0]) & INT(J19[(J24-1).. 0]))) SAU ĐÓ, V40 = 1;

     

    Vấn đề này sẽ được khắc phục trong tương lai Intel® Quartus® Mềm Prime.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.