ID bài viết: 000076309 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 21/01/2020

Tại sao tôi thấy các cảnh báo khi sử dụng Ethernet MAC 10/100/1000BASE-X/SGMII PCS và LVDS I/O hoặc 1000BASE-X/SGMII PCS và LVDS I/O được chọn trong Ethernet Intel Agilex® 7 FPGA tốc độ gấp ba Intel® FPGA IP?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do có vấn đề trong phiên bản phần mềm Intel® Quartus® Prime Pro phiên bản 19.4, các cảnh báo được hiển thị sẽ được nhìn thấy khi chọn Ethernet MAC 10/100/1000 VỚI 1000BASE-X/SGMII PCS và LVDS I/O hoặc tùy chọn 1000BASE-X/SGMII PCS và LVDS I/O được chọn trong lõi Intel Agilex® 7 FPGA Ethernet tốc độ gấp ba Intel® FPGA IP.

    Cảnh báo: test.eth_tse_0.i_lvdsio_terminator_0.pll_areset_iopll: Không khai báo chìm đặt lại liên quan

    Cảnh báo: test.eth_tse_0.iopll: Có thể triển khai PLL - Tần số VCO thực tế khác với cài đặt được yêu cầu

    Cảnh báo: test.eth_tse_0.ref_clk_module.out_clk/iopll.refclk: iopll.refclk cần 12500000Hz, nhưng nguồn có tần số 0Hz

     

     

     

     

    Độ phân giải

    Những cảnh báo này có thể được bỏ qua một cách an toàn vì chức năng không bị ảnh hưởng khi sử dụng® lõi Intel Agilex 7 FPGA Ethernet Intel® FPGA IP tốc độ gấp ba.

     

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.