ID bài viết: 000076222 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 12/10/2011

Qsys: Khoảng thời gian của Altera Avalon BFM nguồn đồng hồ được tạo ra bởi Qsys là không chính xác

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    Đồng hồ
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Thời gian đồng hồ của bus nguồn Altera Avalon lượng lớn model (BFM) do Qsys tạo ra không chính xác. Nếu bạn thiết lập thiết kế với nguồn đồng hồ mặc định và sau đó tạo Qsys thử nghiệm mô hình mô phỏng hệ thống và testbench, Qsys testbench được tạo ra hệ thống sử dụng Altera Avalon BFM Nguồn Xung Altera Avalon (altera_avalon_clock_source) làm nguồn của đồng hồ.

Độ phân giải

Để sửa khoảng thời gian đồng hồ:

  1. Mở tệp altera_avalon_clock_source.sv được tạo trong < thư mục đầu raQsys>/mô phỏng/submodules.
  2. Đổi ‘timescale 1ns/1ns thành ‘timescale 1ns/1ps. Nếu bạn yêu cầu đơn vị thời gian nhỏ hơn, hãy sử dụng ‘timescale 1ns/1fs.
  3. Đổi localparam CLOCK_PERIOD = 1000/CLOCK_RATE; thành localparam CLOCK_PERIOD = 1000.000000/CLOCK_RATE;.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.