ID bài viết: 000076184 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 15/11/2011

Thông báo lỗi cho Chu kỳ tự động tắt nguồn không chỉ ra phạm vi hợp lệ

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Đối với các giao diện bộ nhớ ngoài, nhắm mục tiêu đến giao diện bộ nhớ cứng tài nguyên của Arria V hoặc thiết bị Cyclone V, nếu bạn chỉ định Tự động không hợp lệ Giá trị Chu kỳ tắt nguồn là 51 hoặc cao hơn, một thông báo lỗi xuất hiện nhưng không khuyên bạn về phạm vi giá trị pháp lý. Cũng bạn sẽ không thể tạo ra thiết kế của mình.

Vấn đề này ảnh hưởng đến việc nhắm mục tiêu giao diện DDR2 và DDR3 dựa trên UniPHY Arria V hoặc Cyclone V, với tham số Enable Hard Memory Interface bật.

Vấn đề này sẽ được khắc phục trong phiên bản tương lai của DDR2 và Bộ điều khiển DDR3 SDRAM với UniPHY.

Độ phân giải

Vấn đề này không có giải pháp khắc phục.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Cyclone® V và FPGA SoC
FPGA Arria® V và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.