ID bài viết: 000076176 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 08/02/2013

Lỗi biên dịch trong mô phỏng Arria V sau phù hợp bằng cách sử dụng Aldec Active-HDL 9.1

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Nếu thiết kế của bạn nhắm Arria V hoặc thiết bị Arria V GZ và bạn thực hiện mô phỏng hậu phù hợp trong phiên bản 12.1 của Quartus Phần mềm II sử dụng EDA Aldec Active-HDL 9.1 trình mô phỏng, lỗi biên dịch có thể xảy ra.

    Độ phân giải

    Nâng cấp lên Aldec Active-HDL phiên bản 9.2.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Arria® V GZ
    FPGA Arria® V và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.