ID bài viết: 000075928 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 15/12/2014

Gán thủ công chân PLLCLKOUT cho MAX 10 tạo ra lỗi

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Trong bản cập nhật phần mềm Quartus® II phiên bản cập nhật 14.0 2, chuyển nhượng thủ công của chân PLLCLKOUT cho MAX® 10 tạo ra các lỗi sau đây trong Fitter:

    Error (176138): Can't place differential I/O pins and/or associated SERDES transmitters or receivers -- location assignments are illegal

    Error (176150): Pin "<tên chân>" with LVDS I/O standard must be driven by the external clock output of an enhanced PLL

    Chân PLLCLKOUT có thể được sử dụng làm chân I/O mục đích chung cho MAX 10 thiết bị, nhưng tùy chọn này hiện không tự động được Fitter hỗ trợ.

    Độ phân giải

    Không có giải pháp khắc phục. Vấn đề này sẽ được khắc phục trong tương lai phát hành phần mềm Quartus II.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    CPLD MAX® II

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.