ID bài viết: 000075628 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 07/04/2021

Tại sao tôi thấy lỗi tổng hợp Intel® Quartus® Prime khi nhập Chuỗi ID thiết bị SCDC vào GUI HDMI* RX Intel FPGA IP cho các thiết bị Intel Cyclone® 10 GX, Intel Arria® 10 và Intel Stratix® 10?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    IP FPGA Intel® HDMI*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do lỗi trong phần mềm Intel Quartus Prime phiên bản 21.1 trở lên, bạn có thể thấy lỗi tổng hợp tương tự như sau khi nhập Chuỗi ID thiết bị SCDC vào GUI HDMI RX Intel FPGA IP cho các thiết bị Intel Cyclone 10 GX, Intel Arria 10 và Intel Stratix 10.

 

Lỗi(16950): Lỗi Verilog HDL ở hdmi_rx_altera_hdmi_1960_.v(30): tỷ lệ không đổi decinum 1311694441950491202 quá lớn, thay vào đó sử dụng 844116546

Lỗi(13363): Lỗi Verilog HDL tại hdmi_rx_altera_hdmi_1960_.v(412): mô-đun "hdmi_rx_altera_hdmi_1960_" bị bỏ qua do lỗi trước đó

Độ phân giải

Để giải quyết vấn đề này, bạn có thể chỉnh sửa tệp sau đây ở vị trí sau.


.. \hdmi_rx\hdmi_rx\altera_hdmi_1960\synth\hdmi_rx_altera_hdmi_1960_.v

 

Thay đổi mục này

tham số[63:0] SCDC_DEVICE_STRING = 1311694441950491202,


để điều này
tham số[63:0] SCDC_DEVICE_STRING = tỷ lệ 1311694441950491202 64,,

Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® mềm Prime Phiên bản Pro phiên bản 21.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 3 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC
FPGA Intel® Cyclone® 10 GX
FPGA Intel® Arria® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.