ID bài viết: 000075564 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 29/08/2012

Làm thế nào để xử lý cổng đầu vào cfglink2csrpld của SV PCIe HIP?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Cổng cfglink2csrpld là một cổng không mong muốn trong tệp biến thể HIP. Trong hướng dẫn sử dụng SV PCIe, không có bất kỳ mô tả nào liên quan đến tín hiệu này.

     

    Độ phân giải

    Bạn có thể kết nối cổng cfglink2csrpld với "0" trong thiết kế của mình. Cổng này sẽ được gỡ bỏ trong Quartus II 12.0.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Stratix® V GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.