Sự cố quan trọng
Do vấn đề với phiên bản Phần mềm Intel® Quartus® Prime phiên bản 21.2 trở lên, gmii16b_rx_latency tín hiệu đầu ra Ethernet Intel® FPGA IP đa tốc độ 1G/2.5G/5G/10G có thể có khả năng thay đổi từ 0 (phút) đến 0x3FFFFF (tối đa) khi xung nhịp Tx (tx_serial_clk), xung nhịp Rx (rx_cdr_refclk), đồng hồ tham chiếu kênh dữ liệu đối tác Tx liên kết và đề xuất latency_measure_clk 80MHz của lõi IP chia sẻ một nguồn xung nhịp chung.
Do đó, dấu thời gian Rx được tạo ra không chính xác và độ trễ/bù đắp được đo lớn hơn nhiều so với dự kiến trong các ứng dụng IEEE 1588. Tuy nhiên, tín gmii16b_tx_latency không bị ảnh hưởng bởi vấn đề này. Vấn đề này chỉ ảnh hưởng đến hoạt động 1G và 2.5G IEEE 1588. Các hoạt động 5G và 10G IEEE 1588 không bị ảnh hưởng.
Thay đổi tần số xung latency_measure_clk IP core từ 80MHz sang 79,98MHz hoặc 80,02MHz để tránh vấn đề này.
Sửa đổi này cũng có thể được áp dụng cho tần số đồng hồ lấy mẫu 80MHz của Trình đồng bộ TOD Intel® FPGA IP và sẽ
không ảnh hưởng đến độ chính xác của dấu thời gian PTP.
Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.4.