Tùy chọn chia sẻ xung giờ của nhiều bộ điều khiển cho phép các bộ điều khiển chia sẻ đồng hồ PHY tĩnh giữa nhiều bộ điều khiển chạy trên cùng tần số và phải chia sẻ cùng một đồng hồ tham chiếu vòng lặp khóa pha (PLL).
Tuy nhiên, có một giới hạn nếu bạn muốn bật tính năng này trên dòng thiết bị Cyclone® III Cyclone IV.
- Đối với thiết kế với hai phiên bản ALTMEMPHY, hai PLLs sẽ vẫn được sử dụng.
Điều này được giải thích trong bài viết knowlegde sau:
Tôi có thể chia sẻ một PLL cho hai phiên bản ALTMEMPHY trong thiết kế của mình không?
- Đối với bộ điều khiển bộ nhớ dựa trên ALTMEMPHY, PLL nên được cho ăn trên chân đầu vào chuyên dụng được bù đầy đủ của nó để giảm Jitter và đây là một trong những giả định về mô hình thời gian cho mạng PLL và đồng hồ.
"Tín hiệu đồng hồ đầu vào tham chiếu đến PLL phải được điều khiển bởi chân đầu vào đồng hồ chuyên dụng nằm gần PLL, hoặc từ tín hiệu đầu ra đồng hồ từ PLL liền kề. Để giảm thiểu jitter đồng hồ đầu ra, chân đồng hồ đầu vào tham chiếu vào ALTMEMPHY PLL không được chuyển qua lõi bằng cách sử dụng mạng đồng hồ toàn cầu hoặc khu vực."
- Cyclone III và Cyclone IV không có đầu vào đồng hồ chuyên dụng được bù đầy đủ có thể cho hai PLLs.
Mạng đồng hồ PLL như vậy chỉ khả dụng trên Arria® II GX, Stratix® III và Stratix® IV.
thiết bị Arria II GX
- CLK[8.11] cho các ứng dụng PLL_5 và PLL_6
Stratix III, thiết Stratix IV
- CLK[0.3] cho các ứng dụng PLL_L2 và PLL_L3
- CLK[4.7] cho các ứng dụng PLL_B1 và PLL_B2
- CLK[8.11] cho các ứng dụng PLL_R2 và PLL_R3
- CLK[12.15] cho các ứng dụng PLL_T1 và PLL_T2
Vì những lý do này, không nên sử dụng chia sẻ đồng hồ nhiều bộ điều khiển trên dòng thiết bị Cyclone III Cyclone IV.
Xem xét có đầu vào đồng hồ riêng biệt cho mỗi bộ điều khiển bộ nhớ Cyclone III và Cyclone IV.