ID bài viết: 000075432 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 30/07/2021

Tại sao biến thể Intel® FPGA Hard IP Design Example 40GE-4 của F-Tile Ethernet của tôi không thể truyền mô phỏng với tần số PLL hệ thống trên 805.664062MHz?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do có vấn đề trong Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 21.2, biến thể F-Tile Ethernet Intel® FPGA Hard IP Design Example 40GE-4 sẽ không thể truyền mô phỏng khi sử dụng PLL hệ thống với tần số trên 805.664062MHz.

    Độ phân giải

    Để giải quyết vấn đề này, hãy chọn tần số PLL hệ thống là 805.664062MHz.

     

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.3.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA và FPGA SoC Intel® Agilex™ 7 Chuỗi I

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.