ID bài viết: 000075383 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 04/08/2017

SDI II Sync Bit có được chèn chính xác cho các từ ADF trong luồng 6G 8 hoặc luồng 12G 16 xen vào?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® SDI II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Do sự cố với lõi lõi IP SDI) II của Intel®, các bit đồng bộ không được chèn chính xác vào các từ ADF khi hoạt động trong các luồng 6G 8 (tx_std = 100) hoặc interleave luồng 12G 16 (tx_std = 110). Điều này thường ảnh hưởng đến video 6G SDI Mode 1 (2160-Line).

    Do đó, lõi INTEL SDI II RX IP, hoặc bất kỳ máy thu nào dựa vào sự hiện diện của các từ ADF chính xác (000h, 3FFh, 3FFh) sẽ không thể phát hiện chính xác gói ANC.

    Độ phân giải

    Vấn đề này đã được khắc phục bắt đầu trong phiên bản Quartus® prime v17.0.

    Không có giải pháp nào khả dụng cho các bản phát hành trước đó.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.