ID bài viết: 000075356 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 22/11/2017

Lỗi(13224): Lỗi Verilog HDL hoặc VHDL altera_pcie_s10_hptxs_tx.sv(<your line="" number="">): chỉ mục <your index=""> không còn tầm hoạt động [<your range="">] cho địa chỉ</your></your></your>

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP cứng Avalon-MM Intel® Stratix® 10 cho PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Do sự cố trong Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 17.1 trở lên, bạn sẽ thấy lỗi này với IP cứng Avalon®-MM Stratix® 10 cho PCI Express* nếu bạn thực hiện như sau:

    • Chọn "Enable high-performance bursting Avalon-MM slave interface (HPTXS)" (Bật giao diện phụ thuộc mm-MM hiệu suất cao) "
    • Và chọn "Bật ánh xạ (HPTXS)"
    • VÀ chọn một trong hai lựa chọn đầu tiên
      • 1 trang - 0 bit
      • 2 trang - 1 bit
    Độ phân giải

    Để giải quyết vấn đề này, chọn một trong các lựa chọn ánh xạ 8 trang còn lại.

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 17.1.1.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.