ID bài viết: 000075350 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 23/01/2018

Tại sao bộ chỉnh Intel® Quartus® Prime chỉ định bộ thu phát Lõi IP RapidIO II RX kết thúc bằng chip r_r2?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    IP FPGA Intel® RapidIO II (IDLE2 lên đến 6.25 Gbaud)
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Bộ chỉnh Intel Quartus Prime có thể chỉ định không chính xác bộ thu phát lõi IP RapidIO II điện trở kết thúc trên Chip RX với r_r2 (85ohm) khi tham số chính xác là r_r1 (100ohm).

Nếu đáp ứng các điều kiện sau đây, thiết kế có thể gặp rủi ro.

  • Thiết kế triển khai lõi IP RapidIO II.
  • Intel Arria thiết bị mẫu kỹ thuật 10 có số bộ phận kết thúc bằng ES hoặc E2. (Các thiết bị sản xuất không bị ảnh hưởng)
  • Intel Quartus Prime phiên bản trước v16.1.

 

Giải pháp thay thế/Khắc phục

Để giải quyết vấn đề này:
Thêm thủ công một tác vụ chấm dứt RX trong Tập tin Cài đặt Quartus(.qsf)
    set_instance_assignment -name XCVR_A10_RX_TERM_SEL R_R1 -to < tên dữ liệu nối tiếp RXxcvr>

Sự cố này đã được khắc phục từ Intel Quartus Prime phiên bản 16.1.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Arria® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.