ID bài viết: 000075336 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 13/08/2012

Có vấn đề gì với các cài đặt tần số đồng hồ trong siêu chức năng của ALTLVDS_RX và ALTLVDS_TX trong các phiên bản phần mềm Quartus II 10.1 và 10.1SP1 không?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể, đã xảy ra sự cố với cài đặt tần số đồng hồ đầu vào trong ALTLVDS_RX và ALTLVDS_TX trong các phiên bản phần mềm Quartus® II 10.1 và 10.1SP1

Nếu tốc độ dữ liệu được đặt thành một giá trị phân số thì tần số đồng hồ đầu vào được rút ra chỉ hiển thị các giá trị dưới dạng số nguyên.

Báo cáo tóm tắt PLL cũng sẽ không hiển thị tần số đồng hồ đầu vào chính xác.

Một bản vá có sẵn để khắc phục vấn đề này cho phần mềm Quartus II phiên bản 10.1. Tải xuống và cài đặt Bản vá 0.40 từ liên kết thích hợp bên dưới.

    Tải xuống phiên bản phần mềm Quartus II phiên bản 10.1 Patch 0.40 cho Windows (.exe)

    Tải xuống phiên bản phần mềm Quartus II phiên bản 10.1 Patch 0.40 cho Linux (.tar)

    Tải xuống Readme cho phần mềm Quartus II phiên bản 10.1 Patch 0.40 (.txt)

    Sự cố này được khắc phục trong phiên bản phần mềm Quartus II 11.0 và mới hơn.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 3 sản phẩm

    FPGA Stratix® II GX
    FPGA Stratix® III
    FPGA Stratix® II

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.