ID bài viết: 000075174 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 31/12/2014

Logic Người dùng không thể đặt Bit Phát hiện Lỗi RapidIO II IO

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Lõi IP RapidIO II không hỗ trợ logic người dùng để đặt trường IO error response thành bit [31] của Logical/Transport Layer Error Detect CSR trong Tiện ích mở rộng quản lý lỗi khối thanh ghi. Nếu lõi RapidIO II IP bao gồm một I/O Logical mô-đun layer Slave, lõi IP đặt bit thanh ghi này khi Mô-đun thụ động I/O phát hiện phản hồi lỗi I/O. Tuy nhiên, RapidIO Các biến thể lõi IP II không bao gồm một I/O Logical layer Slave mô-đun không phát hiện tình huống này trong nội bộ. The RapidIO II IP core không cung cấp tín hiệu đầu vào chuyên dụng trên đó người dùng tùy chỉnh logic có thể báo cáo tình huống lỗi này.

Độ phân giải

Vấn đề này không có giải pháp khắc phục.

Vấn đề này đã được khắc phục trong phiên bản 14.1 của RapidIO II MegaCore chức năng, với việc bổ sung cấp io_error_response_set cao nhất tín hiệu đầu vào.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.