ID bài viết: 000074884 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 21/11/2017

Các chân GPIO có thể được đặt tại ngân hàng I/O 1B khi khối ADC kích hoạt cho thiết bị Tối đa 10 không?

Môi Trường

    Phiên bản đăng ký Intel®Intel® Quartus® II
    IP FPGA Intel® Lõi Mô-đun ADC kép
    IP FPGA Intel® Lõi Mô-đun ADC
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể đặt chân GPIO ở ngân hàng I/O 1B nếu bạn không nhận được thông báo cảnh báo quan trọng (16248) cho thiết bị Max® 10. Phần mềm Quartus® Prime sử dụng các quy tắc dựa trên vật lý để xác định số I/Os được cho phép trong ngân hàng I/O 1B dựa trên cường độ ổ đĩa I/O. Các quy tắc này dựa trên tính toán tiếng ồn để phân tích chính xác tác động của vị trí I/O đối với hiệu suất ADC. Thông báo cảnh báo quan trọng (16248) sẽ phát ra khi tiếng ồn do chân GPIO tạo ra vượt quá ngưỡng nhiễu.

Các quy tắc dựa trên vật lý có sẵn cho các thiết bị sau đây bắt đầu từ các phiên bản phần mềm Quartus® Prime này:

• Từ phần mềm Quartus® Prime v14.1 —® Tối đa 10 10M04, 10M08, 10M40 và 10M50.

• Từ phần mềm Quartus® Prime v15.0.1—® Tối đa 10 10M02, 10M16 và 10M25 thiết bị.

 

Trước khi triển khai các quy tắc dựa trên vật lý, Phần mềm Quartus® Prime đã sử dụng các quy tắc hình học, điều đó có nghĩa là ngân hàng I/O 1B không thể được sử dụng làm chân GPIO khi khối ADC được kích hoạt.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® MAX® 10

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.