ID bài viết: 000074774 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 17/09/2013

Làm cách nào để đạt được đặc điểm kỹ thuật MLAB ở độ sâu x16 cổng kép đơn giản như được chỉ định trong bảng dữ liệu thiết bị Stratix V?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Bạn có thể đạt được đặc điểm kỹ thuật MLAB ở độ sâu đơn giản x16 cổng kép như được chỉ định trong bảng dữ liệu thiết bị Stratix® V nếu tùy chọn Triển khai MLAB trong Chế độ sâu 16-Bit .

Độ phân giải

Bật Triển khai MLAB trong Chế độ Sâu 16-Bit với cài đặt Tập tin Cài đặt Quartus® II (.qsf):

 

set_global_assignment -name IMPLEMENT_MLAB_IN_16_BIT_DEEP_MODE BẬT

 

Nếu không, bạn có thể bật tùy chọn này trong GUI phần mềm Quartus II bằng cách làm theo các bước dưới đây:

  1. Chọn Cài đặt từ menu Bài tập Quartus II
  2. Trong hộp thoại Cài đặt, nhấp vào Cài đặt khác... trong Cài đặt Bộ lắp trong cửa sổ Danh mục
  3. Bật tùy chọn Triển khai MLAB trong Chế độ Sâu 16-Bit

Các sản phẩm liên quan

Bài viết này áp dụng cho 4 sản phẩm

FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.