ID bài viết: 000074664 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 06/08/2019

Xếp hạng tối đa tuyệt đối cho VCCFUSEWR_SDM, VCCPLLDIG_SDM, VCCPLL_SDM, VCCADC, VCCIO_UIB và VCCM_WORD cho 10 Thiết bị FPGA Stratix® là bao nhiêu?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    Thành phần chung
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Xếp hạng tối đa tuyệt đối cho VCCFUSEWR_SDM, VCCPLLDIG_SDM, VCCPLL_SDM, VCCADC, VCCIO_UIB và VCCM_WORD bị thiếu trong Bảng dữ liệu thiết bị FPGA Stratix® 10.

Thông tin xếp hạng tối đa tuyệt đối như hình dưới đây:

Mô tả biểu tượngĐiều kiện
Đơn
vịtối đa
tối
thiểu
VCCPLLDIG_SDMTrình quản lý thiết bị an toàn (SDM) chặn nguồn điện kỹ thuật số PLL.--0.501.21V
VCCPLL_SDMKhối SDM PLL nguồn điện tương tự--0.502.19V
VCCFUSEWR_SDMNguồn điện ghi khối cầu chì--0.503.19V
VCCADCNguồn điện cảm biến điện áp ADC--0.502.19V
VCCIO_UIBNguồn điện cho Universal Interface Bus giữa lõi và bộ nhớ HBM2 nhúng--0.301.50V
VCCM_WORDNguồn điện cho bộ nhớ HBM2 nhúng--0.303.00V
Độ phân giải

Thông tin trên dự kiến sẽ được thêm vào bản phát hành trong tương lai của Bảng dữ liệu thiết bị Stratix® 10 FPGA.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.