kết quả tREFI trong mô phỏng và trên bo mạch có thể lớn hơn dự kiến nếu bạn đặt tREFI dưới 7,8us trong DDR2/LPDDR2 MegaWizard.
IP DDR/DDR2/LPDDR2 SDRAM có tham số MEM_TREFI, xác định tham số tREFI về chu kỳ đồng hồ bộ nhớ.
Vì giá trị tối thiểu của tham số này bị giới hạn trong 780, tREFI sẽ trở nên lớn hơn khi đồng hồ bộ nhớ chậm hơn.
Ví dụ, tREFI cho DDR2 SDRAM nên là 3,9us >85C. Nhưng nếu đồng hồ bộ nhớ DDR2 là 125MHz(8ns), giá trị tREFI tối thiểu có thể là 8ns x 780 = 6,24us.
tREFI cho DDR nên là 7,8us. Nhưng nếu đồng hồ bộ nhớ DDR là 76,9MHz (13ns), giá trị tREFI tối thiểu có thể là 13ns x 780 = 10,14us.
Như một giải pháp khắc phục, nếu đồng hồ bộ nhớ DDR dưới 100MHz hoặc nếu bạn đặt tREFI thành <7,8us trên bộ nhớ DDR2, bạn có thể thay đổi tham số MEM_TREFI trong
*ddrx_controller_wrapper (IP dựa trên Altmemphy) hoặc tệp *_c0 (IP dựa trên UniPHY) để sửa giá trị tREFI.
Sự cố này đã được khắc phục trong Phần mềm Quartus® II phiên bản 12.0.