ID bài viết: 000074491 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 14/10/2016

Tại sao việc thực thi lệnh KEY_VERIFY JTAG trả lại 0x0 (hex) sau khi bit bảo vệ giả mạo đã được lập trình trong các thiết bị Stratix V, Arria V hoặc Cyclone V?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Hướng dẫn JTAG, KEY_VERIFY là một trong nhiều hướng dẫn JTAG không bắt buộc bị vô hiệu hóa khi bit bảo vệ giả mạo được bật trong Stratix® V, Arria® V hoặc Cyclone® V FPGAs. Khi thực hiện một lệnh không bắt buộc như KEY_VERIFY bit bảo vệ giả mạo được lập trình, TDI sẽ chỉ vào thanh ghi BYPASS. Do đó, việc thực hiện hướng KEY_VERIFY lệnh giả mạo khi bit bảo vệ giả mạo đã được thiết lập sẽ dẫn đến 0x0 (hex) được trả lại.

Độ phân giải

Để kiểm tra bit bảo vệ giả mạo có được lập trình trong một thiết bị hay không, hãy chuyển một mẫu do người dùng xác định vào khi thực hiện lệnh KEY_VERIFY và kiểm tra xem mẫu TDO nhận được có chuyển sang \'0\',

Ví dụ, giả sử bạn chuyển 0x15A (1 0101 1010 tính bằng nhị phân). Nếu bit bảo vệ giả mạo đã được lập trình, kể từ KEY_VERIFY=BYPASS, bạn nên mong đợi 0 1011 0100 trong đó 0 cuối cùng là nội dung của thanh ghi BYPASS.

Các sản phẩm liên quan

Bài viết này áp dụng cho 14 sản phẩm

FPGA Arria® V GT
FPGA SoC Arria® V ST
FPGA Arria® V GX
FPGA Arria® V GZ
FPGA SoC Arria® V SX
FPGA Cyclone® V E
FPGA Cyclone® V GT
FPGA SoC Cyclone® V SE
FPGA Stratix® V GS
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SX
FPGA Stratix® V E
FPGA Stratix® V GT
FPGA Stratix® V GX

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.