Giá trị ký sinh RLC cho mỗi chân của thiết bị Intel® Stratix® 10 không có trong tệp stratix10 rlc.xls có thể được tải xuống từ Các mô hình IBIS cho Thiết bị Intel®
Bạn cần tạo mô hình IBIS trước tiên dựa trên thiết bị mục tiêu của mình và bật tùy chọn RLC khi tạo mô hình.
Bạn có thể tạo tệp mô hình IBIS với phần mềm Intel Quartus Prime® Edition dựa trên thiết bị mục tiêu và gán chân của bạn và nhận giá trị RLC bằng cách làm theo các bước sau.
Vào Cài đặt --> cụ EDA Cài đặt--> Phân tích toàn vẹn tín hiệu của bo mạch--định dạng >: IBIS và bật bộ chọn mô hình và mở rộng trình chọn mô hình.
Sau đó, biên dịch lại thiết kế sau khi áp dụng các cài đặt này.
Giá trị RLC cho mỗi chân được sử dụng trong dự án của bạn sẽ được bao gồm trong tệp *.ibs được tạo ra như trong ví dụ dưới đây. Giá trị RLC được liệt kê ở cột bên phải.
[Ghim] signal_name model_name R_pin L_pin C_pin
|
AA1 tx_datak(2)~pad 18_rtin_lv 1075.3m 6,327nH 2.200pF
AA2 tx_parallel_data(2)~pad 18_rtin_lv 976.1m 5,828nH 2.147pF
AA4 tx_parallel_data(15)~pad 18_rtin_lv 831,8m 4,855nH 1,948pF
NGUỒN AA5 VCCIO3A
AA8 tx_parallel_data(20)~pad 18_rtin_lv 969,1m 5,378nH 2,470pF
AA9 tx_datak(1)~pad 18_rtin_lv 993,4m 5.810nH 2.499pF
AB1 tx_parallel_data(24)~pad 18_rtin_lv 1074,7m 6,252nH 2.237pF