ID bài viết: 000074153 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 14/12/2020

Tại sao cấu hình bị lỗi khi các tệp cấu hình Giai đoạn 1 và Giai đoạn 2 đến từ phiên bản khác nhau của phần mềm Intel® Quartus® Prime?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Trong ngữ cảnh của chế độ HPS Boot First, cấu hình ban đầu của HPS EMIF I/O và tải HPS FSBL được gọi là "Cấu hình Giai đoạn 1". Cấu hình tiếp theo của FPGA lõi và ngoại vi của HPS được gọi là "Cấu hình Giai đoạn 2".

    Các tệp cấu hình Giai đoạn 1 và Giai đoạn 2 phải được tạo từ cùng phiên bản Intel® Quartus® Prime, bao gồm các bản vá được cài đặt nếu có, nếu không, cấu hình của các thiết bị Intel® Stratix® 10 có HPS có thể bị lỗi.

    Độ phân giải

    Mô tả đã được thêm vào Tài liệu tham khảo Intel® Stratix® xử lý cứng Hệ thống 10.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Intel® Stratix® 10 TX
    FPGA SoC Intel® Stratix® 10 SX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.