ID bài viết: 000074014 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 02/11/2016

Tại sao pha đồng hồ không chính xác trong đầu ra MAX 10 PLL của tôi?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Tiêu chuẩn
  • IP FPGA Intel® PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do có vấn đề trong phần mềm Quartus® Prime phiên bản Tiêu chuẩn phiên bản 16.0,® IP ALTPLL tối đa 10 với cài đặt chuyển đổi pha sẽ hiển thị một giá trị không chính xác trong báo cáo xung giờ TimeQuest Timing Analyzer.

    Độ phân giải

    Sự cố này đã được khắc phục trong bản cập nhật phần mềm Quartus Prime phiên bản Tiêu chuẩn 16.0 2.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® MAX® 10

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.