ID bài viết: 000073821 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 11/03/2013

Lỗi (272006): Cổng addressstall_a được kết nối trong siêu chức năng ALTDPRAM - Khối MLAB cho dòng thiết bị Stratix V của siêu chức năng ALTDPRAM không thể sử dụng tín hiệu wraddrstall

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Phần mềm Quartus® II có thể tạo ra lỗi này khi biên dịch một thiết kế nhắm mục tiêu đến Stratix® V. Vấn đề này có thể xảy ra nếu thiết kế của bạn chứa một siêu chức năng bộ nhớ được tạo ra với trình chỉnh sửa tham số trong phiên bản phần mềm Quartus II 12.0 SP1 và cũ hơn. Lỗi xảy ra nếu bộ nhớ có cổng kết nối wr_addressstall và được triển khai bằng tài nguyên MLAB.

    Độ phân giải

    Để giải quyết vấn đề này, hãy thay đổi loại bộ nhớ sang M20K hoặc tắt cổng trong wr_addressstall trình chỉnh sửa tham số.

    Sự cố này được khắc phục bắt đầu với phần mềm Quartus® II phiên bản 14.0 wr_addressstall trong đó cổng có thể được sử dụng với các khối bộ nhớ Stratix V MLAB nhưng chỉ khi tùy chọn Đọc-Trong-Ghi được đặt thành Nội dung bộ nhớ cũ xuất hiện.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 4 sản phẩm

    FPGA Stratix® V E
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.