Bộ Sưu Tập Sản Phẩm
Tình trạng
Launched
Ngày phát hành
2011
Thuật in thạch bản
28 nm

Tài nguyên

Yếu tố logic (LE)
149500
Môđun logic thích ứng (ALM)
56480
Đăng ký môđun logic thích ứng (ALM)
225920
Vòng khóa pha (PLL) khung và I/O
7
Bộ nhớ nhúng tối đa
7.696 Mb
Khối xử lý tín hiệu kỹ thuật số (DSP)
156
Định dạng xử lý tín hiệu số (DSP)
Variable Precision
Bộ điều khiển bộ nhớ cứng
Giao diện bộ nhớ ngoài (EF)
DDR2, DDR3, LPDDR2

Thông số I/O

Tổng số I/O Người dùng Tối đa
480
Hỗ trợ Tiêu chuẩn I/O
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, HiSpi, SLVS, Sub-LVDS
Số Cặp LVDS tối đa
240

Các công nghệ tiên tiến

FPGA Bitstream Security
Bộ chuyển đổi tương tự sang số
Không

Thông số gói

Tùy chọn gói
M484, U484, F484, F672, F896

Thông tin bổ sung