FPGA SoC Intel® Stratix® 10 SX
FPGA SoC Intel® Stratix® 10 kết hợp hệ thống bộ xử lý cứng ARM* Cortex*–A53 MPCore* lõi tứ với Cấu trúc FPGA Intel® Hyperflex™ mang tính cách mạng để mang lại hiệu năng nhúng, hiệu suất năng lượng, mật độ và tích hợp hệ thống cần thiết cho các ứng dụng nhúng.
Xem thêm: Phần mềm Thiết kế FPGA, Cửa hàng Thiết kế, Tải về, Cộng đồng, và Hỗ trợ
FPGA SoC Intel® Stratix® 10 SX
Tính năng và lợi ích
Đạt được mức độ tích hợp hệ thống cao
FPGA SoC Intel® Stratix® 10 tăng cường USR trong hệ sinh thái ARM*. Cấu trúc 64 bit thế hệ tiếp theo của ARM (ARMv8) cho phép ảo hóa phần cứng, các khả năng quản lý và giám sát hệ thống, cũng như quá trình tiền xử lý hoạt động tăng tốc. Bộ xử lý ARM* Cortex-A53* hỗ trợ chế độ chạy 32 bit và các gói hỗ trợ bo mạch cho các hệ điều hành phổ biến bao gồm Linux*, Wind River’s VxWorks*, Micrium’s uC/OS-II* và uC/OS-III* và nhiều hệ điều hành khác.
Đạt được năng suất thiết kế cao với Phần mềm thiết kế FPGA và FPGA SoC đã tối ưu hóa
Các công cụ mới được tối ưu hóa cho nhiều triệu phần tử logic (LE) FPGA giúp giảm đáng kể các lần lặp lại thiết kế, Nền tảng ảo FPGA SoC Intel® Stratix® 10 cho phép phát triển và xác minh phần mềm sớm và mục nhập thiết kế dựa trên C sử dụng SDK FPGA Intel® cho OpenCL™, cung cấp một môi trường thiết kế dễ thực hiện trên FPGA SoC. Gỡ lỗi không đồng nhất, định cấu hình và ảo hóa toàn bộ chip với Bộ phát triển nhúng (EDS) FPGA SoC FPGA Intel® có Bộ công cụ Intel® SoC FPGA Edition của ARM* Development Studio 5* (DS-5*).
Biểu đồ khối FPGA SoC Intel® Stratix® 10
HPS: Hệ thống bộ xử lý cứng ARM* Cortex*-A53 bốn lõi
SDM: Trình quản lý thiết bị bảo mật
EMIB: Cầu nối đa đế nhúng
Tính năng |
Mô tả |
---|---|
Bộ xử lý |
Cụm vi xử lý ARM* Cortex*–A53 MPCore* bốn lõi lên đến 1,5 GHz |
Bộ đồng xử lý |
Độ chính xác đơn và kép của đơn vị dấu phẩy động vectơ (VFPU), công cụ xử lý phương tiện truyền thông ARM* Neon* cho mỗi bộ xử lý |
Bộ nhớ đệm cấp 1 |
Bộ nhớ đệm chỉ dẫn L1 32 KB với thông tin chẵn lẻ, bộ nhớ đệm dữ liệu L1 32 KB với mã sửa lỗi (ECC) |
Bộ nhớ cache cấp 2 |
Bộ nhớ đệm L2 dùng chung 1 MB KB với ECC |
Bộ nhớ trên chip |
RAM trên chip 256 KB |
Đơn vị quản lý bộ nhớ hệ thống |
Đơn vị quản lý bộ nhớ hệ thống cho phép một mô hình bộ nhớ hợp nhất và mở rộng quá trình ảo hóa phần cứng trong các thiết bị ngoại vi được triển khai trong kết cấu FPGA |
Đơn vị đồng bộ bộ nhớ đệm |
Mang đến tính đồng bộ (I/O) một chiều cho phép thiết bị CCU chủ xem bộ nhớ đồng bộ của CPU ARM* Cortex*–A53 MPCore* |
Bộ điều khiển Truy cập bộ nhớ trực tiếp (DMA) |
Truy cập bộ nhớ trực tiếp (DMA) 8 kênh |
Bộ điều khiển truy cập phương tiện Ethernet (EMAC) |
3X 10/100/1000 EMAC với DMA tích hợp |
Bộ điều khiển On-The-Go (OTG) USB |
2X USB OTG với DMA tích hợp |
Bộ điều khiển UART |
2X UART 16550 tương thích |
Bộ điều khiển Giao diện ngoại vi nối tiếp (SPI) |
4X SPI |
Bộ điều khiển I2C |
5X I2C |
Bộ điều khiển SD/SDIO/MMC |
1X eMMC 4.5 có hỗ trợ DMA và CE-ATA |
Bộ điều khiển flash NAND |
1X ONFI 1.0 trở lên có hỗ trợ 8 và 16 bit |
I/O đa mục đích (GPIO) |
Tối đa 48 GPIO có thể lập trình bằng phần mềm |
Bộ đếm thời gian | 4X bộ đếm thời gian đa mục đích, 4X bộ đếm thời gian cho cơ quan giám sát |
Trình quản lý hệ thống | Chứa các logic cũng như thanh ghi trạng thái và điều khiển ánh xạ bộ nhớ nhằm điều khiển các chức năng cấp hệ thống và các mô-đun HPS khác |
Đặt lại trình quản lý | Đặt lại tín hiệu dựa trên yêu cầu đặt lại từ các nguồn trong kết cấu HPS và FPGA, đồng thời ghi phần mềm vào thanh ghi điều khiển đặt lại mô-đun |
Trình quản lý xung nhịp | Cung cấp mô-đun điều khiển xung nhịp có thể lập trình bằng phần mềm để định cấu hình tất cả xung nhịp được tạo trong HPS |
Hệ sinh thái
FPGA SoC Intel® là dựa trên bộ xử lý ARM* và kế thừa sức mạnh của hệ sinh thái ARM*. Intel (đối tác hệ sinh thái của chúng tôi) và cộng đồng người dùng FPGA SoC Intel® cung cấp một loạt các tùy chọn để đáp ứng nhu cầu phát triển FPGA SoC của bạn.
Video
Bộ thu phát 28G
Trong video này, chúng ta nhìn vào cấu trúc bộ thu phát độc đáo của FPGA Intel® Stratix® 10. Xem các bộ thu phát H-Tile được kết nối qua công nghệ EMIB của Intel và hoạt động ở hiệu suất bảng nối đa năng 28 Gbps.
Cấu trúc FPGA Intel® Hyperflex™
Cấu trúc FPGA Intel® Hyperflex™ trong các thiết bị Intel® Stratix® 10 cung cấp hiệu năng Fmax gấp 2 lần.1Video này thể hiện kết quả so sánh cạnh nhau giữa thiết kế ban đầu và thiết kế Siêu Tối ưu hóa.
PCIe* Gen3 DMA đến DDR4 SDRAM
Thiết bị Intel® Stratix® 10, bao gồm PCI Express* (PCIe*) và khối intellectual property (IP) cứng của mạch điều khiển bộ nhớ, kết hợp với giao diện ánh xạ bộ nhớ Avalon® và chức năng truy cập bộ nhớ trực tiếp (DMA) để tạo ra thiết kế tham khảo hiệu năng cao.
Báo cáo chi tiết
Thông tin khác
Khám phá thêm nội dung liên quan đến các thiết bị FPGA Intel® như bo mạch phát triển, tài sản trí tuệ, hỗ trợ và nhiều thông tin khác.
Tài nguyên hỗ trợ
Trung tâm tài nguyên dành cho các tùy chọn đào tạo, tài liệu, tải xuống, công cụ và hỗ trợ.
Bo mạch phát triển
Bắt đầu với FPGA của chúng tôi và tăng tốc thời gian tiếp thị của bạn với phần cứng và thiết kế được Intel xác nhận.
Tài sản trí tuệ
Rút ngắn chu trình thiết kế của bạn với danh mục đa dạng các lõi IP được Intel xác thực và các thiết kế tham khảo.
Phần mềm thiết kế FPGA
Khám phá Phần mềm Quartus Prime và bộ công cụ nâng cao năng suất của chúng tôi để giúp bạn nhanh chóng hoàn thành các thiết kế phần cứng và phần mềm của mình.
Liên hệ với nhân viên kinh doanh
Hãy liên hệ với nhân viên kinh doanh cho các nhu cầu về thiết kế và tăng tốc sản phẩm FPGA Intel® của bạn.
Các mã đặt hàng
Giải mã số bộ phận của Intel® FPGA, bao gồm ý nghĩa của một số tiền tố và mã gói.
Địa điểm bán
Liên hệ Nhà phân phối được ủy quyền Intel® ngay hôm nay.
Thông tin Sản phẩm và Hiệu năng
Comparison based on Stratix® V vs. Intel® Stratix® 10 using Intel® Quartus® Prime Pro 16.1 Early Beta. Stratix® V Designs were optimized using 3 step optimization process of Hyper-Retiming, Hyper-Pipelining, and Hyper-Optimization in order to utilize Intel® Stratix® 10 architecture enhancements of distributed registers in core fabric. Designs were analyzed using Intel® Quartus® Prime Pro Fast Forward Compile performance exploration tool. For more details, refer to Intel® Hyperflex™ FPGA Architecture Overview White Paper: https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literature/wp/wp-01220-hyperflex-architecture-fpga-socs.pdf. Actual performance users will achieve varies based on level of design optimization applied. Tests measure performance of components on a particular test, in specific systems. Differences in hardware, software, or configuration will affect actual performance. Consult other sources of information to evaluate performance as you consider your purchase. For more complete information about performance and benchmark results, visit www.intel.vn/benchmarks.