Bạn có thể sử dụng bộ phát triển này để làm những việc sau:

  • Phát triển và kiểm tra các thiết kế PCI Express* (PCIe) ở tốc độ dữ liệu lên đến Gen3 bằng cách sử dụng bo mạch phát triển tuân thủ hệ số hình dạng của thẻ ngắn PCIe.
  • Phát triển và kiểm tra hệ thống con bộ nhớ cho các bộ nhớ DDR3 hoặc QDR II.
  • Sử dụng bộ kết nối thẻ lửng tốc độ cao (HSMC) để giao diện với một trong số hơn 35 HSMC khác nhau do các công ty được phê duyệt cung cấp, hỗ trợ các giao thức như Serial RapidIO®, 10 Gbps Ethernet, SONET, CPRI, OBSAI, và các giao thức khác.
Lưu ý:

Người mua tuyên bố rằng họ là nhà phát triển sản phẩm, nhà phát triển phần mềm hoặc nhà tích hợp hệ thống và thừa nhận rằng sản phẩm này là một bộ đánh giá không được FCC ủy quyền, chỉ được cung cấp để đánh giá và phát triển phần mềm và không được bán lại.

Bạn có thể mua daughtercard tương thích với giao diện bộ kết nối HSMC tùy chọn, bộ điều hợp hoặc cáp để sử dụng với bộ phát triển của bạn.

Nội dung Bộ phát triển

Bộ phát triển DSP, Phiên bản Stratix® V có:

  • Bo mạch phát triển FPGA Stratix® V GS
  • Thiết bị nổi bật:
  • FPGA Stratix® V GS: 5SGSMD5K2F40C2N
  • Cấu hình, trạng thái, và các phần tử thiết lập
  • JTAG
  • Cáp USB-BlasterTM trên bo mạch II
  • Cấu hình song song thụ động nhanh (FPP) qua thiết bị MAX® V và bộ nhớ flash
  • Một nút nhấn cấu hình đặt lại
  • Một nút nhấn đặt lại CPU
  • Hai nút nhấn cấu hình
  • Xung nhịp
  • Bộ dao động có thể lập trình 50 MHz và 125 MHz
  • Đầu vào SMA (LVPECL)
  • Đầu vào và đầu ra của người dùng chung
  • Ethernet 10/100/1000Mbps PHY (SGMII) với với bộ kết nối RJ-45 (đồng)
  • LCD 16x2 ký tự
  • Một công tắc gói trong dòng kép (DIP) 8 vị trí
  • Mười sáu đèn LED người dùng
  • Ba nút nhấn của người dùng
  • Thiết bị bộ nhớ
  • DDR3 SDRAM (1.152 MB, x72 bit rộng)
  • QDR II+ SRAM (4,5 MB, 2 Mb x18 bit rộng)
  • Tương thích với Footprint QDR II 4 Mb x18 bit rộng
  • RLDRAM II (72-Mbyte CIO RLDRAM II với một bus dữ liệu 18 bit)
  • Các thành phần và giao diện
  • Bộ kết nối biên PCIe x8
  • Hai bộ kết nối HSMC
  • SMB cho đầu vào và đầu ra giao diện kỹ thuật số nối tiếp (SDI)
  • Buồng quang QSFP
  • Ethernet 10/100/1000Mbps PHY (SGMII) với với bộ kết nối RJ-45 (đồng)
  • Công suất tối đa
  • Đầu vào DC máy tính xách tay
  • Bộ kết nối biên PCIe
  • Máy chủ web bộ xử lý Nios® II và cập nhật hệ thống từ xa
  • Loopback và gỡ lỗi thẻ HSMC
  • Bộ điều hợp nguồn và cáp
  • Nội dung phần mềm Bộ phát triển FPGA Stratix® V GS
  • Tài liệu hoàn chỉnh
  • Hướng dẫn sử dụng
  • Hướng dẫn tham khảo
  • Biểu đồ bo mạch và hồ sơ thiết kế bố cục
  • Hệ thống kiểm tra bo mạch dựa trên GUI
  • Bao gồm các dự án phần mềm thiết kế Intel® Quartus® Prime hoàn chỉnh với RTL nguồn mở
  • Cổng cập nhật bo mạch
  • Bao gồm các dự án phần mềm thiết kế Intel® Quartus® Prime hoàn chỉnh với RTL nguồn mở
  • Phần mềm thiết kế Intel® Quartus® Prime, Phiên bản Bộ phát triển (DKE)
  • Giấy phép sử dụng phiên bản đầy đủ của phần mềm thiết kế Intel® Quartus® Prime trong một năm