FPGA SoC Cyclone® V SX
FPGA Cyclone® V SX được tối ưu hóa cho chi phí và năng lượng hệ thống thấp với Hệ thống Bộ xử lý ARM® Cortex-A9® MPCore tích hợp cho các ứng dụng logic và DSP chung.
FPGA SoC Cyclone® V SX
Lợi ích
Làm được nhiều việc hơn với ít điện năng, thời gian thiết kế và chi phí hơn
Được xây dựng trên công nghệ xử lý năng lượng thấp (28LP) 28 nm của TSMC, bao gồm rất nhiều khối sở hữu trí tuệ (IP) cứng, cho phép bạn phân biệt và làm được nhiều việc hơn.
Khả năng tích hợp logic và biệt hóa
Nó cung cấp mô-đun logic thích ứng (ALM) 8 đầu vào và các khối xử lý tín hiệu kỹ thuật số (DSP) có độ chính xác biến đổi, cho phép bộ nhớ nhúng lên tới 13,59 megabit (Mb).
Hệ thống bộ xử lý cứng (HPS) tích hợp bộ xử lý ARM® Cortex-A9® MPCore
Tích hợp chặt chẽ bộ xử lý ARM® Cortex-A9® MPCore lõi kép, IP cứng và FPGA trong một hệ thống trên chip (SoC) Cyclone® V duy nhất. Nó hỗ trợ băng thông tối đa hơn 128 Gbps với sự gắn kết dữ liệu tích hợp giữa bộ xử lý và kết cấu FPGA.
Ứng dụng
Không dây: Backhaul không dây
Việc tích hợp giúp đơn giản hóa thiết kế hệ thống: bộ thu phát 6G tích hợp, phần cứng PCIe, nền tảng tương tác và bộ IP cho các chức năng phổ biến. Giảm chi phí vận hành: Điện năng thấp hơn 40% so với các thế hệ trước, công suất 88 mW trên mỗi kênh và làm mát bằng nhiệt tiết kiệm chi phí.
Trải nghiệm lái xe tự động và trên xe (IVE)
Các FPGAs và SoC cấp ô tô có thể được kết hợp hoặc sử dụng riêng biệt để cho phép các ứng dụng như nhận dạng cử chỉ, hệ thống giám sát người lái và phát hiện điểm mù. Chúng cũng cung cấp tính linh hoạt, độ trễ thấp, hiệu suất trên mỗi watt cao, an toàn chức năng và lợi thế bảo mật cho các ứng dụng Hệ thống hỗ trợ người lái nâng cao (ADAS)/AD như nhập cảm biến, tiền xử lý và tăng tốc.
Tính năng chính
Khối Bộ nhớ nhúng
- M10K: Khối bộ nhớ 10 kilobit (Kb) với mã sửa lỗi mềm (ECC).
- Khối mảng logic bộ nhớ (MLAB): LUTRAM phân tán 640 bit, nơi bạn có thể sử dụng tới 25% ALM làm bộ nhớ MLAB.
I/O mục đích chung
- Bộ thu tín hiệu vi sai điện áp thấp (LVDS) 875 megabit mỗi giây (Mbps) và máy phát LVDS 840 Mbps.
- Giao diện bộ nhớ ngoài 400 MHz/800 Mbps.
- Kết thúc trên chip (OCT).
- Hỗ trợ 3,3 V với cường độ ổ đĩa lên đến 16 mA.
Giao diện Bộ nhớ Ngoài
Trong các thiết bị SoC Cyclone® V, một bộ điều khiển bộ nhớ cứng bổ sung trong HPS hỗ trợ các thiết bị SDRAM DDR3, DDR2 và LPDDR2.
Hệ thống bộ xử lý cứng (HPS)
HPS bao gồm bộ xử lý lõi kép Arm* Cortex* -A9 MPCore*, một bộ thiết bị ngoại vi phong phú và bộ điều khiển bộ nhớ SDRAM đa cổng dùng chung.
Liên kết có liên quan
Tài nguyên khác
Khám phá thêm nội dung liên quan đến các thiết bị FPGA Altera® như bo mạch phát triển, tài sản trí tuệ, hỗ trợ và nhiều thông tin khác.
Tài nguyên hỗ trợ
Trung tâm tài nguyên dành cho các tùy chọn đào tạo, tài liệu, tải xuống, công cụ và hỗ trợ.
Bo mạch phát triển
Bắt đầu với FPGA của chúng tôi và tăng tốc thời gian tiếp thị của bạn với phần cứng và thiết kế được Altera xác thực.
Tài sản trí tuệ
Rút ngắn chu trình thiết kế của bạn với danh mục đa dạng các lõi IP được Altera xác thực và các thiết kế tham khảo.
Phần mềm thiết kế FPGA
Khám phá Phần mềm Quartus Prime và bộ công cụ nâng cao năng suất của chúng tôi để giúp bạn nhanh chóng hoàn thành các thiết kế phần cứng và phần mềm của mình.
Liên hệ với nhân viên kinh doanh
Hãy liên hệ với nhân viên kinh doanh để trao đổi các nhu cầu về thiết kế và tăng tốc sản phẩm FPGA Altera® của bạn.
Địa điểm bán
Liên hệ Nhà phân phối được ủy quyền của Altera® ngay hôm nay.