FPGA Cyclone® V E
Cyclone® V E FPGA được tối ưu hóa để có chi phí hệ thống và năng lượng thấp cho nhiều ứng dụng logic và DSP chung.
FPGA Cyclone® V E
Lợi ích
Làm được nhiều việc hơn với ít điện năng, thời gian thiết kế và chi phí hơn
Được xây dựng trên công nghệ xử lý năng lượng thấp (28LP) 28 nm của TSMC, bao gồm rất nhiều khối sở hữu trí tuệ (IP) cứng, cho phép bạn phân biệt và làm được nhiều việc hơn.
Khả năng tích hợp logic và biệt hóa
Nó cung cấp mô-đun logic thích ứng (ALM) 8 đầu vào và các khối xử lý tín hiệu kỹ thuật số (DSP) có độ chính xác biến đổi, cho phép bộ nhớ nhúng lên tới 13,59 megabit (Mb).
Chi phí hệ thống thấp hơn
Hoạt động chỉ yêu cầu hai điện áp lõi và có sẵn trong bao bì liên kết dây chi phí thấp. Bao gồm các tính năng sáng tạo như Cấu hình thông qua Giao thức (CvP) và cấu hình lại một phần.
Ứng dụng
Công nghiệp: Điều khiển động cơ và chuyển động một thiết bị
Hỗ trợ điều khiển có độ chính xác cao thông qua điều khiển chuyển động đa trục với hiệu suất cao từ tăng tốc phần cứng so với trình điều khiển phần mềm. Tích hợp các giao thức (Ethernet công nghiệp và fieldbus) và logic điều khiển làm tăng độ tin cậy, giảm thiểu dấu chân và giảm chi phí.
Ứng dụng Quân sự
Được thiết kế để đáp ứng các yêu cầu SWaP. Kéo dài tuổi thọ pin, khả năng hoạt động trong môi trường hạn chế nhiệt, ít linh kiện hỗ trợ hơn và gói nhỏ gọn. Bộ bảo mật toàn diện bao gồm bảo vệ cổng JTAG, mã hóa AES dễ bay hơi và không bay hơi 256 bit, mạch phát hiện lỗi và ID duy nhất.
Quân đội: Kính nhìn đêm
Tiết kiệm điện năng bằng cách tắt nguồn các khối IP cứng không sử dụng. Hỗ trợ LPDDR2 trong bộ điều khiển bộ nhớ cứng. Tiết kiệm chi phí từ các khối DSP để xử lý video hiệu quả. Bộ xử lý hình ảnh và video (IP) đã được kiểm tra và xác minh đầy đủ cho phép bạn tập trung vào các tính năng khác biệt.
Tính năng chính
Khối bộ nhớ trong
- M10K: Khối bộ nhớ 10 kilobit (Kb) với mã sửa lỗi mềm (ECC).
- Khối mảng logic bộ nhớ (MLAB): LUTRAM phân tán 640 bit, nơi bạn có thể sử dụng tới 25% ALM làm bộ nhớ MLAB.
I/O mục đích chung
- Bộ thu tín hiệu vi sai điện áp thấp (LVDS) 875 megabit mỗi giây (Mbps) và máy phát LVDS 840 Mbps.
- Giao diện bộ nhớ ngoài 400 MHz/800 Mbps.
- Kết thúc trên chip (OCT).
- Hỗ trợ 3,3 V với cường độ ổ đĩa lên đến 16 mA.
Khối DSP có độ chính xác thay đổi
DSP có độ chính xác biến thiên: Hỗ trợ riêng cho tối đa ba mức độ chính xác xử lý tín hiệu trong cùng một khối DSP có độ chính xác biến thiên, bộ tích lũy 64 bit và xếp tầng.
Khối IP cứng nhúng
- Hỗ trợ tối đa hai bộ điều khiển bộ nhớ cứng cho các thiết bị DDR3, DDR2 và LPDDR2 SDRAM.
- Mỗi bộ điều khiển hỗ trợ các thành phần từ 8 đến 32 bit có mật độ lên đến 4 gigabit (Gb) với hai lựa chọn chip và ECC tùy chọn.
Liên kết có liên quan
Thông tin khác
Khám phá thêm nội dung liên quan đến các thiết bị FPGA Altera® như bo mạch phát triển, tài sản trí tuệ, hỗ trợ và nhiều thông tin khác.
Tài nguyên hỗ trợ
Trung tâm tài nguyên dành cho các tùy chọn đào tạo, tài liệu, tải xuống, công cụ và hỗ trợ.
Bo mạch phát triển
Bắt đầu với FPGA của chúng tôi và tăng tốc thời gian tiếp thị của bạn với phần cứng và thiết kế được Altera xác thực.
Tài sản trí tuệ
Rút ngắn chu trình thiết kế của bạn với danh mục đa dạng các lõi IP được Altera xác thực và các thiết kế tham khảo.
Phần mềm thiết kế FPGA
Khám phá Phần mềm Quartus Prime và bộ công cụ nâng cao năng suất của chúng tôi để giúp bạn nhanh chóng hoàn thành các thiết kế phần cứng và phần mềm của mình.
Liên hệ với nhân viên kinh doanh
Hãy liên hệ với nhân viên kinh doanh để trao đổi các nhu cầu về thiết kế và tăng tốc sản phẩm FPGA Altera® của bạn.
Địa điểm bán
Liên hệ Nhà phân phối được ủy quyền của Altera® ngay hôm nay.